Sitio Visitado 498534 vueltas Pagina Visitada 33 vueltas Usted esta en : Etantonio/ES/Universita/4anno/Microelettronica/     

Mtodos de planear el Cmos

1) descripcin del progettuale de un circuito integrado:

Un circuito integrado se puede describir en el dominio del comportamiento, estructural y fsico, cada uno de estos dominios se puede entonces subdividir en los niveles:

)       el architetturale o ellos trabaja

b)       RTL (transferencia de la lgica del registro)

c)       Lgico

d)       Circuita l

 

 

 

 

 

 

2) estrategias del plan:

El alcance del planificador es realizar un plan que optimice los funcionamientos, las dimensiones, el tiempo necesario al planeamiento y el testabilit, a tal puntera llega a ser necesario recurrir al planeamiento estructurado que, en analoga a cunto sucede para el software, estira para realizar que los planes caracterizan a usted de la caracterstica siguiente:

)       a la jerarqua

Cada mdulo viene ricorsivamente subdividido en el sottomoduli que tiene complejidad inferior y por lo tanto hasta la obtencin de los mdulos fciles del implementabili. De tal manera es por otra parte posible subdividir el planeamiento entre los varios grupos de trabajo.

b)       Regolarit

La jerarqua puede dar a lugar a n mucha elevacin del sottomoduli, la complejidad reduce mucho si stas son casi iguales, para para poder reutilizar el mismo mdulo ms bien que realizarlos de muchos todos entre vario.

c)       Modularidad

Uno consiste en poner en ejecucio'n muy especifica el interfaz con el exterior.

d)       lugar

el bosquejo que se procurar terminar todos los elaborations ante el interior del mdulo e intentar reducir disminuy marcas ellas que deben ser interfacciati con los otros mdulos.

 

3) opciones Cmos del progettuali:

Procediendo en la orden de las inversiones para el planeamiento que aumenta, se tienen las opciones siguientes del progettuali:

)       a programmabile lgico

b)       Mar-de-puertas y arsenal de puerta

c)       Estndar de la clula

d)       Lleno-costumbre


4) programmabili lgico:

El estiramiento lgico del programmabili al producto de la viruta los muchos complejos pero l se adapta a los varios usos para para poder algunos a producir a un nmero mucho arriba uno que reduce por lo tanto los costes, benefician al planificador por otra parte en cunto sucede el planeamiento y la realizacin en pocas cortas mucho. Se tiene el tipologie siguiente

)       a las estructuras lgicas del programmabili

El bosquejo del amigacho y de los PLD que en cortocircuito se caracterizan de un plano y y un plano O que se vienen los puttinges en la comunicacin por medio de las conexiones que pueden ser realizan a usted que va a actuar en las caractersticas de un elemento siguiente de la conmutacin con una de tecnologas:

a1) Se funde

Todas las conexiones se observan, en la fase de la programacin para obtener la funcin deseada vienen hecho para pasar una corriente mucho arriba una en las conexiones que no interesan, de tal manera obtienen la abertura de la conexin

a2) EPROM

La puerta unas se basa en la puerta flotante que es un lugar del metal ante el interior debajo del xido eficaz, porque la programacin de la puerta unas viene fed a 14V mientras que el dren a 12V, en tal iniettano de la manera de la puerta carga en la flotacin y por lo tanto la tensin del umbral V t al disopra se levanta de la tensin de alimentacin, y por lo tanto el MOS en la edicin de la puerta sigue siendo pecado del interdetto cuando carga el presente en la flotacin no viene expelido por medio de la exposicin a las vigas UV.

a3) EEPROM

Se basan siempre en la puerta flotante sin embargo en este caso son posibles cancelar las interconexiones y riprogrammar por medio del tnel del efecto, a tal puntera la puerta flotante se observan para para ser mucho vecino que es a la puerta unas que al dren.

b)       interconexiones del programmabili

El bosquejo de las estructuras basadas en el PLICE (…elemento de circuito bajo programable de la impedancia), un dispositivo que normalmente introduzca una mayor resistencia de el 100MW solamente se por medio de tensiones oportunas de programar W puede ser settato permanentemente a un valor de la resistencia de aproximadamente200 . La viruta se constituye de las lneas de los elementos lgicos separados de las lneas de interconexiones horizontales y fijos verticales, las interconexiones entre stos vienen realizado por medio derretidas programadas oportunamente por medio de paso los transistores. Cada elemento lgico Actel como ejemplo contiene 3 Mux a 2 rentas y a NI a dos rentas y puede poner todas las funciones en ejecucio'n a dos y tres rentas y a algunas funciones a 4 rentas. A la periferia de la viruta estn presentes entonces del cojn el I/O que por medio de PLICE se puede programar siempre como cojn de la renta, del escape o bidireccional.

c)       riprogrammabili de los rdenes de puerta

La estructura es la mucho similar a sa programmabile pero en este caso las interconexiones pueden el riprogrammate a tal puntera alrededor al CLB (…bloque configurable de la lgica) tienen lneas horizontales y verticales de interconexiones, personalizadas por medio de las matrices de la conmutacin, que el CLB est conectado por medio de la PIPA (…punto programable de la interconexin). Es la PIPA que las matrices estn formadas por medio de los pasar-transistores pilotados de ESPOLN de la memoria.

 

5) plan de los rdenes de la Mar-de-Puerta y de puerta:

Pequeas pueden estar las producciones observadas por medio de las Mar-de-Puertas de las estructuras o el arsenal de puerta, de las estructuras que las fuentes de la fundicin observadas hasta al nivel del polisilicio, siguen siendo por lo tanto a partir 2 a 5 mscaras que deben ser observadas del planificador en la funcin del applicativo, alcanza alguno que los tiempos del planeamiento y de la realizacin sean muchos fondos tambin en la funcin de los procedimientos exigidos reducidos de la prueba.

La estructura de un SOG se constituye de las lneas en las cuales est el presente a la lnea p de la extensin y una lnea de la puerta de n separada espaciada hacia fuera en de polisilicio, encima de y bajo es los metales le asigna a las alimentaciones. Todo alrededor a la viruta hay las clulas I/O que se pueden programar por medio de metalizations. Las conexiones suceden sobre el MOS no le utilizan mientras que en puerta que el arsenal all est de m puso los canales horizontales a usted.

E ' importante recordar que el MOS las acaba de una puerta es aplicaciones usted para aislar de las puertas adyacentes que conectan la puerta unas del nMOS con VSS o la puerta unas del pMOS con la DDde V .

 

 

 

 

 

6) plan del estndar de la clula:

Los estndares de la clula consisten adentro en los estantes para libros que realizan una estandardizacin al nivel lgico, por lo tanto son varias estructuras lgicas puestas en ejecucio'n del uso comn, en clase entonces que viene cada funcin lgica realizado en dos varias clulas, una que optimice el rea y una que la velocidad optimice para para contestar a todo el requisito posible.

Con respecto a la puerta el arsenal muchas ms mscaras se debe observar, aproximadamente 15, pero se obtiene ms raciones que los utilizo de los recursos en cunto es ms adherente el plan al uso especfico.


7) costumbre completo del plan:

Es un planeamiento que optimiza la funcin y la disposicin de cada solo MOS, es mucho complejo, tan bien como ser reducido a los circuitos con menos MOS de 100 y exige a planificadores muchos expertos, no obstante para algunos usos en los cuales deban ser especfico resuelto optimizado, es la solucin mejor incluso si son los costes mucho elevan a usted como tambin los tiempos del planeamiento y de la realizacin en cunto es necesario todas las mscaras.

La realizacin de las mscaras sucede siguiente tcnico en segundo lugar:

)       disposicin simblica en parrilla cruda

En cortocircuito que viene el rea de la viruta subdividido por medio de una parrilla con las clulas de dimensiones iguales a la resolucin obtenible mnima, cada clula contiene un smbolo que identifique la combinacin de las capas que deben estar presentes en una dada la clula.

b)       disposicin simblica a la matriz de la puerta

E ' caracterizada de una disposicin para regular, en detalle est de las lineas horizontales de las extensiones n y p y de las columnas verticales del polisilicio, a cada interseccin potencialmente usted PU a ser un MOS. El estndar de las reglas es siguiente:

1)       el polisilicio resbala solamente en una direccin y est de amplitud constante

2)       las extensiones resbalan verticalmente entre las columnas del polisilicio

3)       los metalizations pueden resbalar son verticalmente se horizontalmente

4)       el MOS puede existir solamente a las columnas del polisilicio

c)       disposicin simblica a la parrilla virtual

Una parrilla virtual se tiene en la cual los elementos se arreglan del circuito, en tal manera que vienen eliminaron las disear-reglas y vienen el coordinodo definido que es un nodo que ms all a la caracterstica geomtrica posee tambin la caracterstica tpica de un nodo en un circuito que sea tensin, corriente, estado.

 

8) metodologas del progettuali:

a) Sntesis que trabajan

Se utilizan del Silicio-recopilador como catedral que dan una descripcin del plan a llano lo trabajan llegan hasta a las mscaras, en detalle que vienen ejecutaron las operaciones siguientes:

a1) que viene decida a la asignacin de los recursos en la base de las listas detalladas en el rea y el temporizzazioni

a2) vienen insertado de la tubera de los registros para respetar el temporizzazioni

a3) que viene cre el cdigo y la lgica del control

b) Sntesis RTL

Los programas tienen gusto de VERILOG y de VHDL que se vayan de la descripcin RTL y sean convertido usado l en un sistema de registros y de lgica del combinatoria. La informacin que se debe proveer al programa es:

) flujo b1 del control puesto en ejecucio'n a travs de si-entonces-otro o de casas

) iterances b2

) jerarqua b3

) longitudes b4 de palabras, de portadores y de matrices del pedacito

b5) Especfico en los registros y las asignaciones

operaciones aritmticas, lgicas de b6) y del comparazione

 

9) instrumentos para la captura del plan:

La operacin y/o la estructura de un plan se pueden poner en ejecucio'n por medio de las idiomas HDL, alternativomente y ms clsico el esquemtico puede ser insertado. Anlogo la disposicin puede ser puesto en ejecucio'n por medio del cdigo o por medio de un redactor, por otra parte los programas existen ese trabajo sobre la disposicin con la puntera para disminuir el rea y para maximizar la velocidad.

 

10) instrumentos para la verificacin del plan:

)       a los simuladores

La mayora del famoso es ESPECIA, basada en la solucin de las ecuaciones del matriciali que describen el circuito, es mucho exacto pero retarda uno, por lo tanto se adapta solamente a la simulacin de circuitos pequeos, porque los grandes circuitos se vuelven a efectuar al Sangiovanni-Vincentelli que haciendo de las aproximaciones tiene xito para analizar el circuito con los clculos simples no matriciali.. Hay entonces de los simuladores que funcionan solamente al nivel y a los simuladores lgicos para nivelar el interruptor que reparten el MOS como los interruptores o las esclusas abiertos, finalmente estn de los simuladores mezclados que ejecutan una varia simulacin al segunda del tipo de circuito que estn analizando.

b)       Reguladores del temporizzazioni

Bosquejo de programas usted se da vuelta para caracterizar las distancias crticas nosotros

c)       Mquinas que extraen de la disposicin

Son los programas que tienen en renta las mscaras que describen la disposicin y van de nuevo al circuito que las ha generado, agregando pero dispositi eventual a usted que usted adorn a usted, el circuito por lo tanto obtenido eficaz viene por lo tanto simulado nuevamente y si resulta a usted sigue habiendo en las listas detalladas se proceden a la produccin. Este proceso es detra's-anotacio'n dicha.