Sitio Visitado 499357 vueltas Pagina Visitada 44 vueltas Usted esta en : Etantonio/ES/Universita/4anno/ElettronicaSistemiDigitali/     

Lgica de Combinatoria

1) Transistor Del Paso:

Se constituye de un NMOS que si lo marca de la calificacin en la puerta unas l sea alto hace se que la renta en el dren se trae detrs en la fuente mientras que si las marcas l en la puerta unas son bajas, el canal es interdetto y por lo tanto el dispositivo introduce un escape en alta tiesura. El defecto es que si se utiliza un NMOS viene la capacidad del cargo cargado lentamente mucho en cunto es el NMOS en la saturacin mientras que la descarga sucede en la regin del triodo por lo tanto es la mucho rpida, si en lugar de otro se tiene un PMOS se utiliza que la descarga es lenta mientras que las cargas son rpidas, estas consideraciones est a la base de la puerta Cmos que se propone para aprovecharse de las caractersticas mejores del dispositi dos a usted.

 

2) Puerta De la Transmisin:

Es un contorno constituido de un tener fuente del NMOS y el dren en campo comn con un PMOS que las marca en la puerta del NMOS llega invertido tambin en la puerta unas del PMOS por lo tanto se tienen que cuando la renta es al alto estado el plomo ambos del MOS mientras que cuando la renta es al estado bajo ellos es interdetti y por lo tanto el escape est en alta tiesura.

 

3) multiplexor:

El bosquejo de un dispositivo que se vaya al paso adentro escapa solo de las 2lneas de n de la renta en la base de la actual configuracin en rentas de n de la seleccin, se puede observar poniendo una puerta de la transmisin en serie a cada lnea de la renta y a la calificacin de solamente una al tiempo con una lgica oportuna del comando.

Cada lnea viene alternativomente acabado en a y la puerta en la cual 2 la renta viene a partir de la una lgica de control y est a solamente 1 para uno de y, sus escapes viene entonces hecho para satisfacer en uno o puerta.

 

4) realizacin del multiplexor a N que tiene rentas por medio del multiplexor las rentas de M<N:

Es necesario realizar que uno falled del multiplexor de modo que el un multiplexor pasado reciba como rentas que los escapes anteriores del multiplexor calificaron de las rentas de la seleccin agregadas a usted que deben estar presentes.

 

5) decodificador:

Es un dispositivo que en la base del valor del pedacito presente en las rentas de N, puerta al estado solamente el alto de los 2N dados salida a.

Una vez que est escrita se observe la tabla de verdad que l no es minimizzabile y por lo tanto el decodificador se puede observar solamente por medio de uno lgico a dos niveles.

 

6) demultiplexor:

Es un dispositivo en el cual una de las 2lneas de escape de N sigue la renta, la lnea viene seleccionado en la base del valor de las rentas de N de la seleccin. El circuito es verdad venido de manera simple por medio del y de las puertas en los cuales una de las rentas l es comn e igual a la renta al demultiplexor mientras que la otra renta es uno de los escapes del decodificador que tiene como rentas de las rentas de la seleccin.

 

7) distancia de Hamming:

Es el vario nmero del pedacito en un stringhe dos del pedacito, DH = 1 indica que dos secuencias son varias solamente para un pedacito.

 

8) lgica a dos niveles:

Dos tipos de lgico a dos niveles que basan en 1 el actual unos en la funcin del escape existen y un otro basado en los 0 presentes unos en el mismo, en vista de que la lgica basada en el 1 en el cortocircuito que eso se hace es asociar cada a y puerta a 1 las rentas de la puerta debe ser todo solamente 1 en el caso de la combinacin seleccionada de la renta por lo tanto si tenemos del zeri es necesario aplicar a no a tal renta. Un nmero de igual y de puertas sern obtenidos al nmero de 1 presente en la funcin deseada y los escapes de estos y de puertas deben toda la reunin en un nico o una puerta.

 

9) cdigo reflejado o cdigo gris:

Es un cdigo en de el cual cada elemento codifica diferencia solamente el anterior para un pedacito, cdigo reflejado en se llama cunto tiene un eje del simmetria con respecto que las secuencias del pedacito se situaron a la misma distancia del eje del simmetria diferencien en medio de ellas solamente para el primer pedacito.

 

10) Trmino Mnimo:

Bosquejo de la secuencia del pedacito oportunamente modificada con tales no puertas para producir en escape de y de puerta un 1.

 

11) mapas de Karnaugh:

El suponer de tener un sistema a 4 rentas, una columna al ciascuna es asociado de las 4 combinaciones del pedacito dos del mayor peso y de una lnea al ciascuna de las 4 combinaciones del pedacito dos de un peso ms pequeo, las combinaciones vienen insertado en las lneas y las columnas despus del cdigo reflejado de tal manera se tienen que cada combinacin diferencie solamente la anterior para un pedacito.

La estructura se debe considerar como un cilindro para el cual la combinacin pasada l resulte estar adyacente a antes.

 

12) Minimizzazione:

)       el mapa de Karnaugh de la funcin del escape es verdad venido y caracterizan en l de los bloques grandes cunto posible para cada uno de las cuales mordi por lo menos debe seguir siendo constante

b)       para cada bloque uno caracteriza que son el pedacito de la renta que sigue siendo invariati y los hace para satisfacer en a y la puerta para tenerla le los niega despus en el caso haba estado de el 0.

c)       los escapes de todo el y realizados con el criterio del punto b) vienen hecho para satisfacer en una puerta O

Un minimizzazione anlogo puede en lugar de otro ser razonamiento obtenido en el 0 que en el 1.

 

13) exhibicin a 7 segmentos:

Se constituye a partir de 7 vlvulas de diodo LED que tienen en campo comn el ctodo o el nodo, las vlvulas de diodo est iluminado cuando son polarizan a usted directamente.

 

14) realizacin del pilotaje de la exhibicin 3:

Un nico BCD del convertidor es los SEGMENTOS used/7 para todos y la exhibicin tres, en el hecho que se aprovecha de la persistencia del ojo que se tiene que la exhibicin vienen califica peridicamente a usted a travs de un decodificador que dado de renta sean iguales unas que van en las rentas del tener seleccin del multiplexor 3 de "1 paralelismo 4.