Sitio Visitado 499357 vueltas | Pagina Visitada 104 vueltas | Usted esta en : Etantonio/ES/Universita/4anno/ElettronicaSistemiDigitali/ |
Conversin Analgica De Digital 1) ventajas de la elaboracin numrica de la marca ellos: ) la flexibilidad, los tratamientos no lineares es posible tambin y adaptado le de ella las marca b) el riproducibilit, el valor de los miembros es una n en un registro y por lo tanto l sigue siendo constante en el tiempo c) a los vlves evita aplicaciones l de los pasos de los miembros a usted mucho grande d) no es necesario adaptar lugares de los circuitos en cascada
2) desventajas de la elaboracin numrica de la marca ellos: ) es necesario de otra manera al instrumento de los bloques de la conversin e DE ANALGICO A DIGITAL D/A ausente b) el teorema del muestreo limita el empleo a las frecuencias no ms altas c) aumenta la energa disipada del sistema
3) Sistema de la elaboracin numrica de marcas ellas: Se constituye de un filtro que el filtro low-pass que limita la venda de marcas ellas de la renta para para poder aplicar el teorema del muestreo, sigue un THA y un ADC que los sendes lo marque digita l a un DSP que realice en l una elaboracin y entonces la provee a un DAC que convierta los datos en las marcas correspondientes ellas analgicas quin para el teorema del muestreo se constituye de rplicas de marcas deseaba que por lo tanto son necesarias un filtro pasar-bajo.
4) THA: Un interruptor es un dispositivo constituido operacional de un pursuer de la tensin que tiene en serie al escape y en paralelo a l un condensador aislado del cargo por medio de 2 operacionales un pursuer, siguiendo se tiene sea: ) la pista, el circuito debe seguir la tensin de la renta de la manera fiel por lo tanto en cortocircuito se comporta pues un amplificador y en hecho las listas detalladas del THA para esta fase es esos tpicos de un amplificador. b) Sostenga, el memorizza del circuito el valor asumido de la renta en el momento del paso de la pista para sostener, puede ser introducido despus no del idealit: b1) El feedthrough, los marca de la renta se junta con la capacidad tambin cuando el interruptor se abre en cunto tambin en tal condicin introduce tiesura no infinita. B2) Inclnese, bosquejo de la prdida de se carga de la parte del condensador como resultado de corrientes parsitas de la naturaleza variada
5) caractersticas del THA en la fase de la transicin Hold/Track: La poca de la adquisicin, es el tiempo necesario para cargar la capacidad de modo que persiga marcas ellas de la renta aguantada despus que el paso del asimiento a la pista se ha tenido.
6) caractersticas del THA en la fase de la transicin Track/Hold: ) tiempo que coloca, es el tiempo ms all de el cual el transitorio reduce a un porcentaje aceptable b) El tiempo de la inflacin del interruptor, es la suma de un determinist retrasaq AP que tuvo que el dispositivo y de la incertidumbre del tener carcteraleatorio de la abertura h AP.
7) ADC: Es un dispositivo ese partiziona el sistema de las tensiones de la renta en los cdigos del escape segn el criterio del redondeo que la puerta a una caracterstica del error medio a la falta de informacin del valor.
8) error de la conversin: Es el error que viene introducido del quantizzatore, si en hecho los marca de producido viene sended a un DAC ideal, qu obtiene es marcas l vario aqul en renta al quantizzatore, en el detalle que trae detrs tal error en la caracterstica esttica de las miradas del convertidor en se que tiene un curso a rampa.e que la relacin SNR de segnale/rumore est dada de , por lo tanto para cada pedacito adoptado en ms en el quantization tiene una mejora de 6dB de la relacin de segnale/rumore.
9) listas detalladas tcnicas del ADC: ) error de la compensacin, es el valor de la tensin obtenido de la interseccin de la recta de una aproximacin mejor del ADC con la caracterstica de renta, puede ser compensado agregando un voltaje de C.C. oportuno a las marcas ellas de la renta. b) El error del aumento, tiene tuvo que el hecho que viene alterado de manera uniforme la amplitud de cunto de la conversin, puede ser el multiplicarse compensado las marca de la renta para un aumento oportuno. c) La linearidad de los errores no, tiene la linearidad integral que es y el DNL que es las linearidades no la distingue
10) Tipologie del ADC: ) al flash b) a las aproximaciones sucesivas c) para doblar rampa
11) ADC De destello: El mismo las marca de la renta viene sended a un banco del comparatori que tiene como 2 la renta uno de las tensiones que se pueden obtener de una tensin de la referencia por medio de un arsenal del resistivo constituido de resistencias del valor de R excepto primero y el pasado que tiene valor R/2. Si las marca analgicas es mayor del umbral relativo a las fuentes de un comparatore adentro escapa un 1 de otra manera 0 lgico, uno se obtiene por lo tanto codifica dicho al termmetro que necesidad de ser ferrocarril cifrado convertido. El bosquejo de un convertidor ayuna mucho uno pero tiene el defecto que al crecimiento de la n del pedacito del quantization crece tambin la n del comparatori y de resistencias al relleno por lo tanto aumenta la complejidad del circuito.
12) ADC a las aproximaciones sucesivas: Asumimos la realizacin de 3 ADC al pedacito, tenemos un registro de cambio al anillo constituido a partir de 5 FFD, en l venimos hecho para resbalar un 1, cuando alcanza el escape de 1 que el FFD pone a 1 el sistema de el 1 de 3 FFSR que salieron de ellos vayan a un DAC que provee una tensin que venga comparado con la tensin de la renta, si es a avanzado l, el 1 se deba llevar a 0 y sta sucede tramite el reajuste conectado de la renta el escape de uno y a tener en renta el escape de 2 el FFD y el escape del comparatore. El escape de 2 el FFD va tambin en el sistema de 2 el FFSR para el cual se razona como antes. El escape de 5 el FFSR pone a 1 2 la renta del y eso que tienen mientras que 1 renta el escape del FFSR y por lo tanto hace disponible adentro para escapar al correspondiente binario de los datos a la renta.
13) ADC para doblar rampa: Un integrador observado con operacional se tiene, l en una primera fase integral la tensin constante al quantizzare provisto del THA, la tensin se obtiene que es negativa y por lo tanto comparado con la masa provee 1 lgico que califica a travs de a y del reloj que alimenta un contatore al pedacito de N 1, cuando coloca a 1 pedacito MSB, los movimientos de un guardagujas la renta del integrador en una tensin negativa de la referencia, por lo tanto adentro escapa un rampa es tuvo que la cuesta positiva que alcanz 0v enva a 0 el escape del comparatore que por lo tanto bloquea el conteggio del contatore que provee uno codifica proporziona binario l la tensin de la renta. El genio de este ADC reside en el hecho ese los defectos del elidono del condensador en cunto se viene su caracterstica aprovechado en ambas las partes posterioras.
14) DAC al resistori colgado a usted: Hacia cada pedacito de la renta que viene asoci una resistencia del proporziona del valor inverso ellas a una energa de 2 de modo que al MSB la resistencia ms baja sea asociada y por lo tanto resbala en ella la mayor corriente. Con el segundo del valor del pedacito un final de las resistencias est conectada con una tensin negativa de la referencia positiva o, mientras que el extremo 2 de toda la resistencia de la regeneracin del valor de R est conectado con invertir operacional del clip en de invertir la configuracin que tiene ung y el clip positivo a formarse.
15) DAC a la red R-2R: Asumimos para realizar 3 DAC al pedacito, somos operacionales tenido en la configuracin que invierte con una resistencia de la regeneracin del valor 3R, tiene el clip positivo a formarse y la negativa del clip conectada con una red R-2R de la escala en la cual las resistencias verticales tengan valor 2R y est conectada con una segundo tensin de la referencia positiva negativa o con del estado del pedacito de la palabra que convierte en analgico. |